Conception numérique en VHDL

Réf. : ELE106

Sessions de formation

(Fuseau horaire : Europe/Paris)

Aucune session n'est visible pour le moment

Présentation

Public, conditions d'accès et prérequis

  • Cette 1/2 UV est limitée à 20 auditeurs
  • Être inscrit au cycle probatoire d'Electronique ou d'informatique.

Objectifs

Donner les notions de base en électronique numérique et en langage VHDL afin de concevoir des circuits logiques programmables. Cette valeur pourra être suivie préalablement à ELE119 (processeurs de signaux et logique programmable).

Contenu

Programme :

  • Logique combinatoire, description en VHDL, simulation avec Modelsim.
  • Représentation des nombres, opérateurs arithmétiques en VHDL.
  • Caractéristiques temporelles en combinatoire.
  • Logique séquentielle, règles de conception synchrone, fréquence max de Fonctionnement.
  • Testbench et simulation, cycles delta.
  • Différentes structures de filtres numériques.
  • Projet.

Toutes les structures du langage VHDL seront testées sur maquette FPGA

Bibliographie

Titre Auteur(s)
VHDL : introduction à la synthèse logique. éd. Eyrolles. Ph. LARCHER
Initiation au langage VHDL (Masson) M. AUMIAUX
VHDL-Du langage au circuit, du circuit au langage (Masson) J. WEBER, M. MEAUDRE
Conception numérique en VHDL cours et TP (2 volumes) C.Alexandre

Modalités d'évaluation

  • Contrôle continu

Évaluation en continu des travaux pratiques et examen théorique final